Percobaan 1 Kondisi 18
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=0, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care led diganti logicprobe
2. Gambar Rangkaian Simulasi
[Kembali]
Percobaan 1 Kondisi 18
3. Video Simulasi [Kembali]
Percobaan 1 Kondisi 18
Percobaan 1 Kondisi 18
Pada percobaan 1 ini ada rangkaian JK-Flip Flop dan D-Flip flop. JK flip flop kaki High SPDT terhubung ke VCC dan kaki Low nya terhubung ke ke ground. Dari Rangkaian B1 itu berlogika 0 dan diteruskan ke S sehingga input S berlogika 0. untuk B2 itu berlogika 0 dan langsung terhubung ke kaki K sehingga input nya 0. Untuk B3 itu berlogika 1 dan langsung terhubung ke clock sehingga inputnya 0. B4 berlogika 1 dan terhubung ke kaki J sehingga inputnya 1. dan B0 berlogika 0 dan terhubung ke kaki R sehingga outputnya 0. Untuk R dan S prinsip kerjanya aktif low maksudnya akan aktif ketika berlogika 0. Dirangkaian input yang di dapatkan oleh R dan S adalah berlogika 0 sehingga R dan S aktif sehingga outputnya berlogika 1.
Untuk D-flip flop, kaki high SPDT nya terhubung ke VCC dan kaki low nya terhubung ke Ground. Untuk B5 mendapatkan arus langsung dari VCC sehingga berlogika 1 kemudian terhubung ke kaki D sehingga inputnya berlogika 1. B6 berlogika 0 dan terhubung ke clock sehingga clock itu berlogika 0 sedangkan kaki R dan S mendapatkan input dari B1 dan B0, dimana berlogika 0 sehingga R dan S aktif karena mendapatkan input 0.
8. Link Download
[Kembali]
Link Download Rangkaian Percobaan 1 kondisi 18[disini]
Link Download Video Percobaan 1 kondisi 18[disini]
Link Download 74LS112[disini]
Link Download 7474[disini]
Link Download HTML[disini]
Tidak ada komentar:
Posting Komentar